Electronic Design and Solution Fair 2005
 
ラティスセミコンダクター(株)
Lattice Semiconductor Corporation
702
 
 
本社 〒163-0807
東京都新宿区西新宿2-4-1 新宿NSビル7F
Shinjuku NS Bldg. 7F, 2-4-1, Nishi-Shinjuku, Tokyo 163-0807, Japan
連絡先 営業部
Sales Department
TEL:(03)3342-0701
FAX:(03)3342-0750
E-mail:japansales@latticesemi.com
URL:http://www.latticesemi.co.jp
出展物紹介 Low Cost FPGA
システム全体のコスト低減に最適
LatticeEC/LatticeECP-DSP
・高性能DDRメモリ・インターフェース搭載
・低価格SPIフラッシュをブートROMとして使える
・LatticeECP-DSPは高性能DSPブロック内蔵
ミックスド・シグナルデバイス 
クロックネット設計/電源管理に単一チップで対応
ispClock
・各出力端子にタイミング・スキュー補正回路内蔵
・PLL外部フィードバックもサポート
ispPAC Power Manager
・電源モニタリング&シーケンシング
出展者セミナー  
 
ラティスセミコンダクター(株)
1月27日(木) 第5会場 (DM3)  12:30 〜 13:15
汎用低価格シリアル・フラッシュメモリによるFPGAのコンフィギュレーション
Rich Ford氏 (Sr. Manager of FAE / Lattice Semiconductor Corp.)
1月27日(木) 第4会場 (DM2)  15:30 〜 16:15
外付け部品を一切使わないクロックネットワークの設計
Jock Tomlinson氏 (VP of Application / Lattice Semiconductor Corp.)
1月28日(金) 第2会場 (CM3)  11:30 〜 12:15
低価格 ラティス ECP FPGA への DSP機能の実装
Jock Tomlinson 氏 (VP of Application / Lattice Semiconductor Corp.)
1月28日(金) 第1会場 (C11)  12:30 〜 13:15
ラティスFPGAを用いた高速DDRメモリコントローラー設計の容易化
Rich Ford氏 (Sr. Manager of FAE / Lattice Semiconductor Corp.)




 



日本エレクトロニクスショー協会
phone : 03-5402-7601 FAX:03-5402-7605
http://www.jesa.or.jp
ALL Rights Reserved by Japan Electronics Show Association
当サイトはIE5.0以上、 NN4.7以上で動作確認を行っております