Electronic Design and Solution Fair 2006
 
タナーリサーチジャパン(株)
Tanner Research Japan K.K.
503
 
 
本社 〒102-0094
東京都千代田区紀尾井町 3-32紀尾井町WITHビル4F
4F, Kioicho WITH Bldg., 3-32, Kioicho, Chiyoda-ku, Tokyo, 102-0094
連絡先 営業部
Sales Division
TEL:(03)3239-2840
FAX:(03)3239-2848
E-mail:sales.jp@tanner.com
URL:http://www.tanner.jp
出展物紹介 HiPer SiliconはWindowsプラットフォームで動作するミックスシグナルおよびアナログIC、MEMS設計向けソリューションです。回路図入力、HSPICE互換のSPICEシミュレーション、レイアウト設計、配置配線、DRC、LVS検証の全てをWindowsで行うことができ、柔軟かつ効率の良い設計環境を構築できます。特にDRC検証においては、ファウンダリから提供されるDRCルールデッキを変換無しに使用することが可能で、その高い操作性により生産性の向上に大きく貢献します。

Tanner Research 社は、25,000 ライセンスの販売実績を持つ高い信頼性を持って、費用効率の高い、統合された設計ソリューションを提供します。
出展者セミナー  
 
タナーリサーチジャパン(株)
1月26日(木) 第4会場 (DM2)  11:30 〜 12:15
Windows版アナログ・ミックスシグナルIC設計ソリューション・HiPer Siliconの製品概要及びユーザー事例紹介
Massimo A. Sivilotti, Ph.D.氏 (Chief Scientist / Tanner Research, Inc.)
HiPer SiliconはWindowsプラットフォームで動作するミックスシグナルおよびアナログIC、MEMS設計向けソリューションです。HiPer Silicon を構成するアプリケーション(回路シミュレータ・T-Spice Pro、レイアウトエディタ・L-Edit Pro、ファウンドリ互換検証ツール・HiPer Verify)にて回路設計からレイアウト検証までの設計フローならびにユーザー事例を紹介します。また、L-Edit Proの最新バージョン11.2の新機能についてもご紹介致します。
1月27日(金) 第5会場 (DM3)  10:30 〜 11:15
Windows版アナログ・ミックスシグナルIC設計ソリューション・HiPer Siliconの製品概要及びユーザー事例紹介
Massimo A. Sivilotti, Ph.D.氏 (Chief Scientist / Tanner Research, Inc.)
HiPer SiliconはWindowsプラットフォームで動作するミックスシグナルおよびアナログIC、MEMS設計向けソリューションです。HiPer Silicon を構成するアプリケーション(回路シミュレータ・T-Spice Pro、レイアウトエディタ・L-Edit Pro、ファウンドリ互換検証ツール・HiPer Verify)にて回路設計からレイアウト検証までの設計フローならびにユーザー事例を紹介します。また、L-Edit Proの最新バージョン11.2の新機能についてもご紹介致します。




 



日本エレクトロニクスショー協会
phone : 03-5402-7601 FAX:03-5402-7605
http://www.jesa.or.jp
ALL Rights Reserved by Japan Electronics Show Association
当サイトはIE5.0以上、 NN4.7以上で動作確認を行っております