Electronic Design and Solution Fair 2009
 
(株)アプリスター
Applistar Corporation
304
 
 
所在地 〒243-0018
神奈川県厚木市中町3-9-10 中町武井ビル3F
Nakacho Takei Bldg 3F, 3-9-10 Nakacho, Atsugi, Kanagawa, 243-0018, Japan
連絡先 事業推進部
Business Promotion Division
TEL:046-248-7749
FAX:046-248-7759
E-mail:support@applistar.com
URL:http://www.applistar.com
出展物紹介 -大規模FPGAを用いたASICプロトタイピングボード(米国DINI Group製):Altera Stratix3を20個搭載したDN7020K10、Xilinx Virtex5を16個搭載したDN9000K10など
-PCI Express IPコア(米国ASIC Architect,Inc.製): Endpoint, Root Port, Switch Port, Dual Modeなど
-高性能Verilogシミュレータ(米国Fintronic USA社製):IEEE標準準拠Super-FinSim
-受託設計サービス・人材派遣:ASIC・FPGA・組込みシステムの設計・検証サービス

-ASIC Prototyping Board with the biggest FPGA's(The DiNI Group-made):DN7020K10 with 20 Stratix3 FPGA's,DN9000K10 with 16 Virtex5 FPGA's,etc.
-PCI Express IP core(ASIC Architect,Inc.-made):Endpoint,RootPort,SwitchPort,Dual Mode,etc.
-Verilog simulator(Fintronic USA-made):Super-FinSim based on IEEE std.
-Design Services:Design and Verification of ASIC, FPGA and Embedded System
出展者セミナー  
(株)アプリスター
1月23日(金) 時間:13:30 〜 14:15   会場:CM3
最新FPGAボードを用いたシミュレーションの高速化とプロトタイピング
Mr.Mike Dini
The Dini Group President

藤永 康博
アルデック・ジャパン(株) 社長
ASIC・FPGA開発におけるFPGAボードを用いた高速検証ソリューションとして、DINI社の最新FPGAを搭載したプロトタイピングボード、ならびにアルデック社HESによるRTLシミュレーションの加速化手法をご紹介します。

   
   



 
 




有限責任中間法人 日本エレクトロニクスショー協会
phone : 03-5402-7601 FAX:03-5402-7605
http://www.jesa.or.jp
ALL Rights Reserved by Japan Electronics Show Association
当サイトはIE5.0以上、 NN4.7以上で動作確認を行っております